時間:2008-04-21 09:34:00來源:zhangting
 圖1 系統采集與顯示過程[/align]
    在現實景物的采集與顯示過程中,視頻轉換接口功能的實現通過以下步驟來完成: 
    1)對收到的ITU-RBT.ITU656數據流解交織; 
    2)對解交織后的數據流進行色彩空間轉換; 
    3)將轉換后的每個像素的RGB值寫入存儲器中; 
    4)從存儲器中讀出像素的RGB值,并將其轉換成TMDS碼元序列; 
    5)從存儲器中讀出像素的RGB值,并將其轉換成VGA模擬信號值。 
硬件構架設計 
    系統的硬件構架框圖如圖2所示。圖像傳感器輸出的ITU信號(包括YCbCr數據流、行場同步信號和像素時鐘)經ITU輸入接口送入FPGA主控芯片。FPGA主控芯片對ITU信號進行解交織和色彩空間轉換,再將轉換后的每個像素的RGB值寫入SDRAM存儲器。再由FPGA主控芯片按照輸出分辨率的要求從SDRAM存儲器中讀出像素的RGB值,并按照VGA的時序標準,將像素的RGB值發送給TMDS發送芯片和D/A芯片,由TMDS發送芯片提供視頻數據的數字通道,由D/A芯片提供視頻數據的模擬通道,共同匯集到DVI-I輸出接口,傳送到數字顯示器或模擬顯示器上顯示。   
[align=center]
圖1 系統采集與顯示過程[/align]
    在現實景物的采集與顯示過程中,視頻轉換接口功能的實現通過以下步驟來完成: 
    1)對收到的ITU-RBT.ITU656數據流解交織; 
    2)對解交織后的數據流進行色彩空間轉換; 
    3)將轉換后的每個像素的RGB值寫入存儲器中; 
    4)從存儲器中讀出像素的RGB值,并將其轉換成TMDS碼元序列; 
    5)從存儲器中讀出像素的RGB值,并將其轉換成VGA模擬信號值。 
硬件構架設計 
    系統的硬件構架框圖如圖2所示。圖像傳感器輸出的ITU信號(包括YCbCr數據流、行場同步信號和像素時鐘)經ITU輸入接口送入FPGA主控芯片。FPGA主控芯片對ITU信號進行解交織和色彩空間轉換,再將轉換后的每個像素的RGB值寫入SDRAM存儲器。再由FPGA主控芯片按照輸出分辨率的要求從SDRAM存儲器中讀出像素的RGB值,并按照VGA的時序標準,將像素的RGB值發送給TMDS發送芯片和D/A芯片,由TMDS發送芯片提供視頻數據的數字通道,由D/A芯片提供視頻數據的模擬通道,共同匯集到DVI-I輸出接口,傳送到數字顯示器或模擬顯示器上顯示。   
[align=center] 圖2 硬件構架框圖[/align]
    輸出圖像的分辨率要求FPGA與TMDS發送芯片之間傳送數據的帶寬在100M(像素/秒)以上,因此要求FPGA的速度足夠快。同時由于FPGA與外圍器件之間的互聯比較多,因此要求FPGA的引腳數足夠多。同時由于晶振提供的時鐘頻率為50MHz,滿足不了100M以上的傳輸速度,因此需要FPGA內部帶有鎖相環。另外,為了實現系統脫機工作,要求FPGA支持配置芯片。最后,考慮到系統占用的面積和以后版本的升級,要求FPGA的內部資源盡量豐富。為此,系統最終選用了Altera公司Cyclone系列FPGA。 
    考慮到視頻數據的存儲和顯示是同時進行的,而SDRAM存儲器是單端口器件,數據的寫入和讀出不能同時進行,故需要兩塊SDRAM同時進行乒乓操作來完成數據的連續讀寫。最終選用了MICron公司的型號為MT48LC2M32B2TG-6的SDRAM存儲器;TMDS發送芯片選用的是SiliconImage公司的SiI164CT64型號。由于輸出圖像的分辨率要求FPGA與TMDS發送芯片之間傳送數據的帶寬在100M以上,這一數據流同時又要送入D/A芯片完成數模轉換,因此要求D/A芯片的轉換速率在100MHz以上。同時由于R、G、B的數據寬度都為8位,因此需要選用專用的圖像D/A芯片,它需要具有R、G、B三路數據通道,每路的寬度至少為8位。根據以上要求,系統最終選定CSEMIC公司的CSV7123型號的圖像D/A芯片。 
FPGA功能設計 
     FPGA作為系統的主控芯片,是軟件設計的核心。根據整體方案的設計思路,FPGA主控芯片的工作過程為:首先接收由圖像傳感器送來的ITU-RBT.656格式的視頻數據流,經過解交織操作,將像素數據流中交織在一起的串行YCbCr值解成獨立的并行YCbCr值。然后對解交織的YCbCr值進行色彩空間轉換,轉換成對應的RGB值。接著將此RGB值存入一塊SDRAM存儲器。與此同時,從另一塊SDRAM存儲器中讀出像素的RGB值,并發送給TMDS發送芯片和D/A芯片,經過數字通道和模擬通道后,傳送到DVI顯示器或VGA顯示器上顯示。根據FPGA主控芯片的工作過程,設計的軟件功能框圖如圖3所示。     
[align=center]
圖2 硬件構架框圖[/align]
    輸出圖像的分辨率要求FPGA與TMDS發送芯片之間傳送數據的帶寬在100M(像素/秒)以上,因此要求FPGA的速度足夠快。同時由于FPGA與外圍器件之間的互聯比較多,因此要求FPGA的引腳數足夠多。同時由于晶振提供的時鐘頻率為50MHz,滿足不了100M以上的傳輸速度,因此需要FPGA內部帶有鎖相環。另外,為了實現系統脫機工作,要求FPGA支持配置芯片。最后,考慮到系統占用的面積和以后版本的升級,要求FPGA的內部資源盡量豐富。為此,系統最終選用了Altera公司Cyclone系列FPGA。 
    考慮到視頻數據的存儲和顯示是同時進行的,而SDRAM存儲器是單端口器件,數據的寫入和讀出不能同時進行,故需要兩塊SDRAM同時進行乒乓操作來完成數據的連續讀寫。最終選用了MICron公司的型號為MT48LC2M32B2TG-6的SDRAM存儲器;TMDS發送芯片選用的是SiliconImage公司的SiI164CT64型號。由于輸出圖像的分辨率要求FPGA與TMDS發送芯片之間傳送數據的帶寬在100M以上,這一數據流同時又要送入D/A芯片完成數模轉換,因此要求D/A芯片的轉換速率在100MHz以上。同時由于R、G、B的數據寬度都為8位,因此需要選用專用的圖像D/A芯片,它需要具有R、G、B三路數據通道,每路的寬度至少為8位。根據以上要求,系統最終選定CSEMIC公司的CSV7123型號的圖像D/A芯片。 
FPGA功能設計 
     FPGA作為系統的主控芯片,是軟件設計的核心。根據整體方案的設計思路,FPGA主控芯片的工作過程為:首先接收由圖像傳感器送來的ITU-RBT.656格式的視頻數據流,經過解交織操作,將像素數據流中交織在一起的串行YCbCr值解成獨立的并行YCbCr值。然后對解交織的YCbCr值進行色彩空間轉換,轉換成對應的RGB值。接著將此RGB值存入一塊SDRAM存儲器。與此同時,從另一塊SDRAM存儲器中讀出像素的RGB值,并發送給TMDS發送芯片和D/A芯片,經過數字通道和模擬通道后,傳送到DVI顯示器或VGA顯示器上顯示。根據FPGA主控芯片的工作過程,設計的軟件功能框圖如圖3所示。     
[align=center] 圖3 軟件功能框圖[/align]
    圖3中FPGA內部的工作時鐘有兩個,以圖中的虛線為界,虛線左側部分使用的時鐘為圖像傳感器的54MHz像素時鐘;虛線右側使用的時鐘是經過鎖相環將晶振的50MHz時鐘倍頻成108MHz以后的時鐘,其中108MHz的時鐘是由輸出圖像的分辨率所決定的。兩個時鐘域通過異步FIFO相連。整個系統共分成6個模塊:解交織模塊、YCbCr轉RGB模塊、異步FIFO模塊、乒乓操作模塊、SDRAM控制器模塊和VGA發送模塊。此外,系統還可實現圖像靜止、系統待機、模式選擇等功能。  
圖像顯示效果 
     圖4是輸出圖像分辨率為1280×960模式下的顯示效果,圖中顯示器檢測到的視頻圖像分辨率為1280×960     
[align=center]
圖3 軟件功能框圖[/align]
    圖3中FPGA內部的工作時鐘有兩個,以圖中的虛線為界,虛線左側部分使用的時鐘為圖像傳感器的54MHz像素時鐘;虛線右側使用的時鐘是經過鎖相環將晶振的50MHz時鐘倍頻成108MHz以后的時鐘,其中108MHz的時鐘是由輸出圖像的分辨率所決定的。兩個時鐘域通過異步FIFO相連。整個系統共分成6個模塊:解交織模塊、YCbCr轉RGB模塊、異步FIFO模塊、乒乓操作模塊、SDRAM控制器模塊和VGA發送模塊。此外,系統還可實現圖像靜止、系統待機、模式選擇等功能。  
圖像顯示效果 
     圖4是輸出圖像分辨率為1280×960模式下的顯示效果,圖中顯示器檢測到的視頻圖像分辨率為1280×960     
[align=center] 圖4 1280×960模式下的顯示效果[/align]
圖4 1280×960模式下的顯示效果[/align]標簽:
                                 
                            
上一篇:大行程高精度兩級定位工作臺...
中國傳動網版權與免責聲明:凡本網注明[來源:中國傳動網]的所有文字、圖片、音視和視頻文件,版權均為中國傳動網(www.cdcst56.com)獨家所有。如需轉載請與0755-82949061聯系。任何媒體、網站或個人轉載使用時須注明來源“中國傳動網”,違反者本網將追究其法律責任。
本網轉載并注明其他來源的稿件,均來自互聯網或業內投稿人士,版權屬于原版權人。轉載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。
產品新聞
更多>2025-08-06
2025-07-08
2025-06-30
2025-06-16
2025-06-09
2025-06-06